位微处理器论文-柯宝中,侯丽,潘绍明,蔡启仲

位微处理器论文-柯宝中,侯丽,潘绍明,蔡启仲

导读:本文包含了位微处理器论文开题报告文献综述及选题提纲参考文献,主要关键词:FPGA,并行处理,计数器,IP核

位微处理器论文文献综述

柯宝中,侯丽,潘绍明,蔡启仲[1](2017)在《与8位微处理器系统连接的计数器IP核的设计》一文中研究指出针对工业上对计数器的需求以及计数器扩展存在的问题,充分应用FPGA的并行处理功能,提出了一种模块内部串行处理,各模块间并行执行的计数器IP核的设计方法;设计了系统的电路结构,指令格式,并行处理模块电路和串行处理流程程序,研制的计数器IP核为具有多达14个16位或6个32位的计数器,能够自动重新装载计数参数,选择计数输入脉冲滤波参数等功能.经仿真验证了研制的计数器IP核功能的正确性.(本文来源于《广西科技大学学报》期刊2017年02期)

华洪略,金威,沈国荣,金晟,张桂迪[2](2016)在《近阈值低功耗8位微处理器的设计与实现》一文中研究指出随着RFID、可穿戴设备和物联网等应用的兴起,低吞吐率、功耗和能耗敏感的芯片设计开始受到广泛的关注,基于阈值电压的低功耗电路设计成为新的发展方向。文中基于SMIC0.13μm1P6M混合信号工艺,通过设计面向近阈值电压的标准逻辑库,在采用标准Top-Down设计流程的基础上,完成了一款近阈值低功耗8位微处理器的设计。封装后芯片的测试结果表明,该微处理器的最低工作电压可达0.2V,工作频率1k Hz~25MHz。与基于传统逻辑库的微处理器比,在20MHz的工作频率下,功耗降低了36%。(本文来源于《信息技术》期刊2016年11期)

陶永鹏[3](2016)在《32位微处理器一级指令Cache中SRAM的设计》一文中研究指出随着处理器(Central Processing Unit, CPU)集成规模的不断增大,基于静态随机存储器(Static Random Access Memory, SRAM)技术的高速缓存(cache)的容量也在快速增加,其在片上系统(System on Chip, SoC)中的面积比重更是逐年增大,因而cache性能的优劣会对CPU的性能产生重要影响。高速缓存的基本作用是平滑CPU和主存储器的速度差异,而为了获得足够快的访问速度,通常使用SRAM技术对cache进行设计,所以定制关键路径上的高速低功耗SRAM对于改善CPU的性能是十分有利的。本文通过研究SRAM的结构和工作原理,并根据一级(L1)指令(instruction) cache中SRAM的性能要求完成Data SRAM、Tag SRAM和Status SRAM的全定制设计。首先通过分析SRAM存储单元的读操作过程和写操作过程得到单元中各类晶体管尺寸的限定条件,并给出本文所用存储单元的设计参数。为了缩短字线脉冲的宽度,减少SRAM位线的读写功耗,同时消除版图设计中金属连线延迟对字线脉冲宽度的影响,本文在Data SRAM中使用自定时技术来控制字线脉冲的宽度进而完成对存储单元的读写操作。接着,本论文详细介绍了一种可以提高Data SRAM速度和降低读操作功耗的新颖锁存型灵敏放大器(Sense Amplifier, SA)以及一种将高位地址和低位地址分别进行动态比较从而可以有效加快Tag比较速度的np-CMOS逻辑动态比较电路。随后介绍了L1指令cache中SRAM各功能模块的结构化设计方法,并按照SRAM的整体布局完成版图设计。最后通过对SRAM进行全局模拟仿真来验证SRAM读写操作的功能正确性和时序符合性。本课题设计的Data SRAM、Tag SRAM和Status SRAM的容量分别为32KB、3KB和128B。在1.0V电源电压下,基于TSMC 65nm工艺的仿真结果显示,Tag SRAM、Status SRAM以及Data SRAM在worst条件下的数据读写延迟时间最长为0.479ns,满足小于0.5ns的设计要求。此外,仿真结果表明本文设计的SRAM的最高工作频率可达1.33GHz,与设计指标要求的1GHz相比,速度提升30%以上。从SRAM功耗仿真结果可知,Data SRAM的读写功耗为14.67mW,满足小于20mW的设计要求;Tag SRAM和Status SRAM的整体读写功耗为48.64mW,同样满足小于50mW的设计指标要求。(本文来源于《东南大学》期刊2016-03-07)

杨大为,王爽,王丹[4](2016)在《基于32位微处理器系统架构的Cache设计》一文中研究指出近年来随着芯片技术的发展,嵌入式微处理器迎来了新的机遇,广泛应用于通信、多媒体、网络以及娱乐等方面。处理器的处理速度发展迅速,近乎于指数增长,然而内存的处理速度增长缓慢,因此内存的存储速度成为了影响嵌入式微处理器系统性能的主要瓶颈,为了均衡成本、性能和功耗,高速缓存Cache广泛应用于嵌入式系统中。首先介绍Cache的工作原理,其次对直接映射、全关联映射、组相联映射叁种策略进行比较分析,然后分析行大小与命中率的关系,最后设计一款基于32位微处理器系统架构的高速缓存Cache。(本文来源于《微处理机》期刊2016年01期)

陈明敏,易清明,石敏[5](2016)在《高速8位微处理器设计》一文中研究指出针对当前MCS51指令集的微处理器指令执行效率低问题,设计一款高速微处理器。其特点是:首先,采用快速乘除器和基4快速除法器,其计算速度是传统乘法器和除法器计算速度的48倍;其次,采用32位指令总线,能一次从ROM读取4个字节,覆盖所有指令长度,减少取指周期数;此外,使用五级流水线,能在单周期完成大多数指令;在Altera EP3C16 FPGA芯片上进行物理验证,根据Dhrystone 2.1性能测试,在相同的时钟频率下其综合性能是传统MCS51微处理器的12倍。实验结果表明,通过上面3种改进方法,微处理器指令执行效率得到极大提高。(本文来源于《计算机应用与软件》期刊2016年01期)

于春青,范隆,岳素格,陈茂鑫,郑宏超[6](2015)在《基于激光实验探测32位微处理器的敏感体深度》一文中研究指出为了更好地设置不同错误率预估模型的参数以及为抗辐射加固设计提供指导,以微处理器为例,针对敏感体深度这一参数进行了探测.利用脉冲激光局域辐照以及聚焦深度可调的优势对180nm体硅CMOS工艺的32位微处理器的缓存(cache)区域、寄存器堆(regfile)区域以及组合逻辑区域进行了敏感体深度的探测,结果表明,在同一工艺下的不同功能敏感区域内,其敏感体深度基本一致,均为1μm左右.这一方法能够准确、方便、快速地获取器件的敏感参数,为更好地对器件进行错误率预估提供参考.(本文来源于《微电子学与计算机》期刊2015年06期)

[7](2012)在《简析8位微处理器的未来之路》一文中研究指出光彩四射的一代又一代超级微处理器受到广泛关注,而朴实无华的8位微处理器却一直充当业内负重的驮马。随着需求变化,在一些应用中微处理器升级到16位或更高,但与此同时,处理能力和集成水平持续提升的8位器件,也不断找到了新的应用。这使得面向成本关键型系统的8位微(本文来源于《电子报》期刊2012-07-08)

吴勇昊,毕卓[8](2012)在《基于OVM的32位微处理器验证》一文中研究指出硬件描述与验证语言System Verilog可以克服传统仿真验证方法的缺陷,使验证平台的搭建更加灵活,可重用性更强。开放验证方法学(Open Verification Methodology,OVM)是一个在验证环境中使用System Verilog对数字硬件进行功能验证的框架。OVM的组件由System Verilog的类组成,并按照良好的结构化和层次化原则,构成一个高质量、高效率、可重用的验证环境。论文介绍了OVM验证方法学的基本概念和组件,并且利用OVM验证方法学搭建了32位微处理器的验证平台。(本文来源于《微计算机信息》期刊2012年06期)

[9](2012)在《飞思卡尔推出全新系列8位微处理器》一文中研究指出延续着推出基于ARMCortext-M4内核的高端32微处理器Kinetis系列后强劲的势头,飞思卡尔半导体在今年8月30日又正式宣布将向全球市场推出全新的8位S08P系列微处理器,具备可靠性高、系统成本低、开发简易和扩展灵活等关键特性,广泛适用于诸如家用电器、电源和电机控制、消费和工业方面的各种应用场合。(本文来源于《电子技术应用》期刊2012年01期)

[10](2011)在《飞思卡尔推出全新系列8位微处理器》一文中研究指出延续着推出基于ARM Cortex-M4内核的高端32微处理器Kinetis系列后强劲的势头,飞思卡尔半导体在今年8月30日又正式宣布将向全球市场推出全新的8位S08P系列微处理器。该系列微处理器具备可靠性高、系统成本低、开发简易和扩展灵活等关键特性,广泛适用于诸如家用电(本文来源于《单片机与嵌入式系统应用》期刊2011年10期)

位微处理器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

随着RFID、可穿戴设备和物联网等应用的兴起,低吞吐率、功耗和能耗敏感的芯片设计开始受到广泛的关注,基于阈值电压的低功耗电路设计成为新的发展方向。文中基于SMIC0.13μm1P6M混合信号工艺,通过设计面向近阈值电压的标准逻辑库,在采用标准Top-Down设计流程的基础上,完成了一款近阈值低功耗8位微处理器的设计。封装后芯片的测试结果表明,该微处理器的最低工作电压可达0.2V,工作频率1k Hz~25MHz。与基于传统逻辑库的微处理器比,在20MHz的工作频率下,功耗降低了36%。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

位微处理器论文参考文献

[1].柯宝中,侯丽,潘绍明,蔡启仲.与8位微处理器系统连接的计数器IP核的设计[J].广西科技大学学报.2017

[2].华洪略,金威,沈国荣,金晟,张桂迪.近阈值低功耗8位微处理器的设计与实现[J].信息技术.2016

[3].陶永鹏.32位微处理器一级指令Cache中SRAM的设计[D].东南大学.2016

[4].杨大为,王爽,王丹.基于32位微处理器系统架构的Cache设计[J].微处理机.2016

[5].陈明敏,易清明,石敏.高速8位微处理器设计[J].计算机应用与软件.2016

[6].于春青,范隆,岳素格,陈茂鑫,郑宏超.基于激光实验探测32位微处理器的敏感体深度[J].微电子学与计算机.2015

[7]..简析8位微处理器的未来之路[N].电子报.2012

[8].吴勇昊,毕卓.基于OVM的32位微处理器验证[J].微计算机信息.2012

[9]..飞思卡尔推出全新系列8位微处理器[J].电子技术应用.2012

[10]..飞思卡尔推出全新系列8位微处理器[J].单片机与嵌入式系统应用.2011

标签:;  ;  ;  ;  

位微处理器论文-柯宝中,侯丽,潘绍明,蔡启仲
下载Doc文档

猜你喜欢