导读:本文包含了数字下变频器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:数字,变频器,多相,滤波器,坐标,可编程,算法。
数字下变频器论文文献综述
王澍[1](2019)在《基于FPGA的一种数字下变频器设计》一文中研究指出本文结合数字下变频技术(digital down-converter,DDC)提出一种对输入信号相位检测的方法,与传统的采用电压差测量相位差的设计不同,本设计测量到的相位值精度更高。随着数字技术的发展,越来越多的应用在信号处理方面的模拟电路,被采用先进算法的定制可编程硬件(Field--Programmable Gate Array,FPGA)所取代。本文的主要工作是应用数字下变频器技术设计实现了叁级级联的积分梳状(Cascaded integrator-comb.CIC)抽取滤波器和两级FIR半带(Half-Band Filter)抽取滤波器,并且在FPGA上设计完成了数字控制振荡器(numerically controlled oscillator.NCO),并以此作为信号源以便为所开发的抽取滤波器组提供实时测试数据和分析结果。同时还对坐标旋转数字计算方法(Coordinate Rotation Digital Computer.CORDIC)进行改进设计,并在FPGA上实现了改进设计的CORDIC方法,最好结合CORDIC方法设计实现了对输入相位的检测设计。本文的主要工作内容主要分为如下五个部分:(1)数字控制振荡器设计,本文在FPGA上设计实现了一种数字振荡器,运用CORDIC算法可同时生成正弦和余弦测试电压。并在原有CORDIC算法基础上,完成一种低时延CORDIC算法设计,并在FPGA平台上验证其硬件资源占用率比传统CORDIC算法的硬件资源有较大改善。(2)抽取滤波器组设计,结合Matlab与FPGA设计实现了与数字控制振荡器相匹配的叁级级联CIC抽取滤波器和两级FIR半带滤波器,在保证80dB带外抑制性能要求下避免了单级滤波器阶数过高所引起的大量资源消耗。(3)FIR滤波器设计。本文在FPGA平台上实现了一种常系数乘法块的并行流水线式FIR滤波器结构,并采用保存进位全加器和保存进位半加器替代原有的加法器。经过FPGA测试结果显示,本设计有效降低了 FIR滤波器的硬件占用率和信号延时时间。(4)系统验证与仿真。在Modelsim平台上仿真了抽取滤波器组和数字控制振荡器的性能。最后,在相同FPGA平台上完成硬件实验测试,通过在线测试的方式提取抽取滤波器组和数字控制振荡器的输出信号。最终验证,本设计方案可以实现对输入信号的抽取和滤波并且在硬件资源占用以及延时方面都有改善。(5)将经过数字下变频器之后输出的数字信号的相位值进行检测,提出一种通过CORDIC算法的不同迭代方式实现的两级CORDIC级联的相位检测方式。(本文来源于《山东大学》期刊2019-05-19)
曹蕾,余丽红,李智[2](2019)在《一种基于GPU的宽带数字信号多路下变频器的高效实现》一文中研究指出随着无线电的广泛使用,而频段资源相对狭窄,对于频段上信号的管理要求越来越高,为确保频段的合理管控,提出了针对宽带数字信号的多路下变频器结构,用来实现对信号的高效检测,以检测出不合法的用户。在GPU(Graphic Procession Unit)强大的多核并行计算平台上,采用高效的均匀DFT(Discrete Fourier Transform)分析滤波器组的多相结构对其进行了实现。该实现利用计算机显卡,在Windows平台下全部采用软件算法,无需额外的硬件辅助,对带宽2 MHz的宽带信号,能并行实时输出1 000路窄带信号。(本文来源于《电子器件》期刊2019年02期)
薛金鑫,马崇鹤,周磊,吴旦昱,武锦[3](2019)在《4GS/s-12bit ADC内置数字下变频器(DDC)的ASIC实现》一文中研究指出本文提出了一种适合ASIC实现的可编程的数字下变频器(DDC)设计方法,该DDC嵌入于4GS/s-12bit ADC中,能够处理频率为4GHz的输入信号,并提供抽取因子分别为4、8、16、32的降采样功能.设计的DDC由一个基于CORDIC算法实现的数控振荡器(NCO)和一个全半带滤波器(HB-FIR)级联结构的抽取滤波器组组成.优化半带滤波器系数和各级数据精度,提出多种改进结构优化设计,有效减少硬件开销.基于40nm CMOS工艺,完成数字下变频器的前端设计和后端实现,并进行了流片.仿真结果显示,该设计可以在500 MHz的工作时钟频率下达到设计目标,抽取因子为4模式下,最大无衰减通带带宽可达420MHz,版图面积1550*650μm2,0.9V工作电压,功耗为180.69mW.验证了该设计方法适合于高速高精度数字信号的2n下变频.(本文来源于《微电子学与计算机》期刊2019年01期)
李英杰[4](2018)在《基于数字下变频器的HFC网络中的数字回传方法》一文中研究指出本文介绍了现有的双向HFC网络中的数字回传方案,在此基础上提出一种新的方法,利用数字下变频器技术在现有HFC网络中实现了数字回传的功能,不但提高了效率,更降低了硬件成本。(本文来源于《通讯世界》期刊2018年01期)
吉炜寰,邹玉炜,黄磊[5](2017)在《基于全流程并行加速的改进数字下变频器设计》一文中研究指出针对宽带通信雷达探测系统中高速率数据处理难度较大的问题,设计了一种全流程并行化处理的高速率数字下变频器,混频模块采用并行化的流水线坐标旋转数字计算机(CORDIC)对来自A/D的高速采样数据进行分组处理,以降低单个通道的数据率;抽取滤波模块采用多相滤波器进一步将高阶卷积网络进行并行化分解,减少不必要的乘累加运算。实验结果表明:最大处理速率由原先的131 MHz提高到了255 MHz,改进设计利用现有硬件条件大幅度提高了处理速度,减少了通带内信号的衰减。(本文来源于《电子器件》期刊2017年01期)
吉炜寰,黄磊,邹玉炜[6](2016)在《具有自校准功能的多通道数字下变频器设计》一文中研究指出针对多通道通信雷达系统中下变频器件功能单一及幅相校准电路实现复杂的问题,采用多模式全流水线坐标旋转数字计算机设计了一种改进的全数字下变频电路。改进的设计在输入端利用其旋转模式实现数字下变频功能,在基带端利用其向量模式计算通道幅相误差并形成反馈补偿,具有精简的硬件系统结构。闭环实验结果表面,系统自校准后的基带幅度误差控制在0.08 d B内,相位误差控制在0.15°内,进一步验证了提出方法的可行性和正确性。(本文来源于《电子器件》期刊2016年06期)
周云,冯全源[7](2016)在《一种基于流水线DA算法的数字下变频器》一文中研究指出数字下变频器是软件无线电接收机的关键组成部分,用于将模数转换器输出的中频信号进行下变频、抽取、滤波,变为低速基带信号,便于后级数字信号处理。针对DDC经典结构,在分布式算法、流水线技术及多速率数字信号处理技术的基础上,在Xilinx FPGA上实现了一种简单、高效的数字下变频器,并采用Matlab和Modelsim联合仿真验证。结果表明,该DDC不仅有效且无需乘法器资源,占用的各项硬件资源均较低,利于嵌入大型系统中,具有良好的工程应用性。(本文来源于《微电子学》期刊2016年01期)
章劲松[8](2015)在《数字下变频器优化设计及性能分析》一文中研究指出数字下变频器(DDC)是中频数字化接收机的重要部分,它的数据采样和处理算法直接影响接收机的性能,通过对数字下变频器ADC参数选择、数字本振算法、数字低通滤波等关键技术进行分析,提出了在DDC中引入CORDIC算法,给出了算法的实现途径及硬件结构,并对SFDR性能进行了仿真,得出了算法资源与SFDR之间的关系。在实际应用中,通过加载不同的算法,使接收机的性能得到极大提高。(本文来源于《数字技术与应用》期刊2015年06期)
李炜,甘伟潮,屈明伟[9](2015)在《短波接收机数字下变频器的滤波器设计》一文中研究指出数字下变频与模拟下变频类似,由乘法器、振荡器以及低通滤波器(本接收机数字部分采用零中频结构,否则一般采用带通滤波器)组成,两者最大的区别在于数字下变频器中的低通滤波器还带有降低数据速率的功能,即对混频后的信号进行抽取。(本文来源于《山东工业技术》期刊2015年07期)
顾明超,李倩[10](2014)在《宽带数字下变频器的FPGA实现》一文中研究指出为了解决宽带数字接收机中高速采样器数据速率与现有DSP器件处理能力之间的失配问题,提出了一种基于多相滤波的宽带正交数字下变频器的解决方案。利用FPGA具有并行高速计算的能力,适合多相滤波技术,并行多路正交数字下变频。结合FPGA处理的特点优化了设计,节省了FPGA消耗的资源。经过理论分析和工程实践,验证了该方案设计的合理性和正确性,以及实现的可行性和有效性。(本文来源于《无线电通信技术》期刊2014年05期)
数字下变频器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
随着无线电的广泛使用,而频段资源相对狭窄,对于频段上信号的管理要求越来越高,为确保频段的合理管控,提出了针对宽带数字信号的多路下变频器结构,用来实现对信号的高效检测,以检测出不合法的用户。在GPU(Graphic Procession Unit)强大的多核并行计算平台上,采用高效的均匀DFT(Discrete Fourier Transform)分析滤波器组的多相结构对其进行了实现。该实现利用计算机显卡,在Windows平台下全部采用软件算法,无需额外的硬件辅助,对带宽2 MHz的宽带信号,能并行实时输出1 000路窄带信号。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
数字下变频器论文参考文献
[1].王澍.基于FPGA的一种数字下变频器设计[D].山东大学.2019
[2].曹蕾,余丽红,李智.一种基于GPU的宽带数字信号多路下变频器的高效实现[J].电子器件.2019
[3].薛金鑫,马崇鹤,周磊,吴旦昱,武锦.4GS/s-12bitADC内置数字下变频器(DDC)的ASIC实现[J].微电子学与计算机.2019
[4].李英杰.基于数字下变频器的HFC网络中的数字回传方法[J].通讯世界.2018
[5].吉炜寰,邹玉炜,黄磊.基于全流程并行加速的改进数字下变频器设计[J].电子器件.2017
[6].吉炜寰,黄磊,邹玉炜.具有自校准功能的多通道数字下变频器设计[J].电子器件.2016
[7].周云,冯全源.一种基于流水线DA算法的数字下变频器[J].微电子学.2016
[8].章劲松.数字下变频器优化设计及性能分析[J].数字技术与应用.2015
[9].李炜,甘伟潮,屈明伟.短波接收机数字下变频器的滤波器设计[J].山东工业技术.2015
[10].顾明超,李倩.宽带数字下变频器的FPGA实现[J].无线电通信技术.2014