导读:本文包含了数字复接论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:数字,可编程,门阵列,时延,载波,数字通信,光纤通信。
数字复接论文文献综述
贺绍桐,薛伦生,陈西宏,刘赞,吴文溢[1](2016)在《基于FPGA的数字复接系统的同步技术研究》一文中研究指出针对数据大容量通信时常因同步问题而面临失败的问题,分析了数字复接系统工作原理,探究了收发端高精度时钟基准同步方法在时钟校正的应用,以及位同步和帧同步的典型同步技术,并利用FPGA仿真验证了数据复接过程。数据通信依赖于收发端同步技术的建立,认为将收发端时钟同步、位同步、帧同步应用在复接系统的不同部分,能够共同作用以实现收发端数据传输的同步。卫星双向时间比对法能够有效校准收发端的高精度时钟,校准精度优于0.5 ns;数字锁相法能够自动将收发端时钟校准到同频同相的状态,有效实现位同步;在每个数据帧当中加入帧同步信号可以使收发端自动判断每一帧的数据传输状态。FPGA技术为数据仿真提供良好平台,利用其完成了过零信号的提取和数据帧同步的复接的仿真,达到预期效果。(本文来源于《火力与指挥控制》期刊2016年08期)
石立国,王竹刚,熊蔚明,候鸿杰[2](2016)在《贪婪型动态数字复接器设计与时延分析》一文中研究指出为了节省信道资源,可以将多路不同速率、不同猝发时隙的数字信源复合为一路数据的异步数字复接器得到了广泛应用。为了尽最大可能降低源包数据传输时延、提高信道利用率,提出了一种贪婪型异步动态数字复接器的设计方案,并给出了各路信源的优先级调度策略。使用硬件描述语言对两种复接模型进行描述。在不同物理帧和两种信源模式下,通过Modelsim对贪婪型动态复接器和虚拟信道复接器进行了仿真对比。仿真结果表明,贪婪型动态复接的平均传输时延和时延抖动都优于虚拟信道复接,并能够更有效地节省信源缓存资源。(本文来源于《电子设计工程》期刊2016年02期)
何跃,吴妮真[3](2013)在《通信系统中基于FPGA的数字复接器设计》一文中研究指出数字通信系统中为了提高数据处理能力,需要将多个低速数字信号合并成一个高速数字信号流,并将一个高速数字信号流分接成多个低速数字信号。文章针对这种需求,提出了基于FPGA技术的数据复接器来实现多个低速数字信号和一个高速数字信号之间数字信号的复接和分接。这种数字复接器具有复接速率和复接支路数量可动态配置,可重复配置,扩展性强,易于实现等优点。(本文来源于《信息通信》期刊2013年06期)
李洪波[4](2012)在《数字复接器及电力载波机的设计与实现》一文中研究指出电力线载波通信(PLC)是电力系统特有而不可或缺的通信手段,而且由于其经济和可靠的特点,使它在电力通信系统中占有重要的地位。然而,随着电力系统对通信质量的要求不断提高和其他通信技术的竞争,传统的模拟电力线载波通信设备已无法满足实际需要。因此现有的电力线载波系统急需技术更新。为此,本文设计了数字化电力线载波通信系统和数字复接器。本文设计的硬件平台以高性能的TMS320C6416T DSP作为主处理器,FPGA作为协处理器和控制器,使数字化电力线载波机代替传统的模拟设备。本文中采用Weaver法和IWA法作为单边带(SSB)调制解调算法,克服了载波同步和相位偏差的影响。本文中还研究和实现了E/M信令的传输、压扩器和限幅器的关键技术。文中还研究了V.34建议的高比特率数据传输技术。多路数字复接器的设计采用V.34建议的高速Modem技术,使得系统在不增加带宽的情况下可传输多路语音信号和远动数据,并且传输速率最高可达33.6kbps。(本文来源于《西安电子科技大学》期刊2012-03-01)
张华伟,宗瑞良[5](2011)在《基于FPGA的PCM30/32路系统信号同步数字复接设计》一文中研究指出在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬件描述语言进行系统建模,设计了一种基于FPGA的同步数字信号复接系统。经过对系统的功能仿真测试及综合布局布线分析,验证了输入/输出的逻辑关系,实现了系统中在发送端进行数字复接和接收端同步分解还原的设计要求,功能稳定可靠。(本文来源于《现代电子技术》期刊2011年13期)
钟浩,曾莹,杨雪勇[6](2010)在《一种用于卫星便携站的数字复接器的设计》一文中研究指出数字复接器是卫星通信中重要的组成部分。介绍了在便携式数字卫星通信系统中,利用硬件描述语言(VHDL)和硬件可编程器件,给出了一种采用时分复用技术,对视频、语音、同步数据、异步数据和局域网(LAN)数据等多路数字信号进行复分接的设计方案及仿真结果,并进行了同步性能分析,最后对设计与实现过程中的要点和需要注意的问题进行了详细的论述。(本文来源于《无线电通信技术》期刊2010年06期)
韩德红,戴智刚,张显才,刘士平[7](2010)在《基于FPGA的异步数字复接系统设计与实现》一文中研究指出本文提出了对不同速率、不同类型的码流进行异步数字复接的一种方法,并详细探讨了基于FPGA的雷达信号复接的设计与实现。通过帧同步的前、后方保护设计,减小了假同步和假失步概率,增强了系统的稳定性;仿真和硬件测试结果表明,该系统工作可靠,设计是成功的。(本文来源于《微计算机信息》期刊2010年29期)
侯风乾,宁子立,毕博瑞[8](2010)在《基于FPGA的FSO准同步数字复接器的实现》一文中研究指出为了实现多路信号在同一大气信道中的传输,提出一种适用于自由空间光通信(FSO)系统的准同步数字复接方案。该方案利用数字复接扩大传输容量,通过加入滤波模块和采用择多判决的方法,提高系统的抗干扰能力。整个系统采用自顶向下模块化的方法进行设计,所有功能模块均用VHDL语言进行描述,并用现场可编程门阵列(FPGA)芯片EP1C3T100C6对整个系统进行硬件实现。以叁路准同步数字信号的复接分接为例,给出了软件仿真和硬件实验结果。结果表明系统可以准确、可靠地实现叁路准同步信号的复接分接。(本文来源于《应用光学》期刊2010年02期)
祝媛[9](2010)在《基于FPGA的E1/E2准同步数字复接技术的研究》一文中研究指出数字复接就是依据时分复用原理完成数码合并的一种技术。在数字通信网中,数字复接不仅仅是与信源编码、数字传输、数字交换相并列的专门技术,而且还是网同步中的帧调整、线路集中器中的线路复用及数字交换中的时分接续等技术的基础。近年来,随着用户需求的变化和传输技术的发展,光通信领域的准同步数字系列(Plesiochronous Digital Hierarchy,简称PDH)正逐渐被同步数字系列(Synchronous Digital Hierarchy,简称SDH)所取代,但是PDH因其容量适中,配置灵活,成本低廉和功能齐全,可针对客户不同需要设计不同的方案,在某些特定的接入场合(例如对传输容量需求不大)仍具有一定优势。论文对准同步数字复接和分接关键技术进行了深入的研究,根据现实需要,设计了一个四路E1(欧洲的30路脉冲编码调制,或称基群,速率2.048Mbps)/E2(二次群,速率8.448Mbps)准同步数字复接系统的FPGA方案,其主要功能可由单片FPGA实现,该解决方案在集成度、功耗、成本以及灵活性等方面都具有明显的优势。本文首先简要概述了数字复接技术的发展现状,以及现场可编程门阵列FPGA在通信领域的应用优势。基于数字复接的原理,并根据设计目标,确立了适合本课题的准同步数字复接系统方案。其次,详细描述了系统复接端和分接端各单元电路,包括HDB3编/译码,正码速调整/恢复,位同步、帧同步信号提取,E1/E2信号复接和分接的设计思想及实现方法。重点介绍了作为准同步复接核心部分的正码速调整/恢复模块,对该模块运用Gray码(格雷码)技术进行了优化,解决了FIFO在读写异域时钟下指针传递与比较的难题。在QuartusⅡ集成开发环境下,按照自顶向下的设计原则,完成了系统各单元电路的VerilogHDL语言编写、功能仿真、综合、布局布线、时序仿真等。最后,在各部分功能分别实现的基础上,对E1/E2准同步数字复接系统的核心模块进行了波形的观察与调试,达到了预期的效果。(本文来源于《西安理工大学》期刊2010-03-01)
孙洪伟,王宝兴,牛立强,翟希述[10](2009)在《基于FPGA的多路视频信息数字复接器的设计》一文中研究指出提出了一种基于FPGA的数字复接电路的设计方法,将多路视频信息复用为一路信息,利用光纤传输平台进行传输,提高了传输效率和传输质量,改善了环境适应性.在ALTERA公司的QuartusII软件平台下,应用VHDL语言进行硬件电路的设计,并给出了仿真结果.(本文来源于《聊城大学学报(自然科学版)》期刊2009年01期)
数字复接论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
为了节省信道资源,可以将多路不同速率、不同猝发时隙的数字信源复合为一路数据的异步数字复接器得到了广泛应用。为了尽最大可能降低源包数据传输时延、提高信道利用率,提出了一种贪婪型异步动态数字复接器的设计方案,并给出了各路信源的优先级调度策略。使用硬件描述语言对两种复接模型进行描述。在不同物理帧和两种信源模式下,通过Modelsim对贪婪型动态复接器和虚拟信道复接器进行了仿真对比。仿真结果表明,贪婪型动态复接的平均传输时延和时延抖动都优于虚拟信道复接,并能够更有效地节省信源缓存资源。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
数字复接论文参考文献
[1].贺绍桐,薛伦生,陈西宏,刘赞,吴文溢.基于FPGA的数字复接系统的同步技术研究[J].火力与指挥控制.2016
[2].石立国,王竹刚,熊蔚明,候鸿杰.贪婪型动态数字复接器设计与时延分析[J].电子设计工程.2016
[3].何跃,吴妮真.通信系统中基于FPGA的数字复接器设计[J].信息通信.2013
[4].李洪波.数字复接器及电力载波机的设计与实现[D].西安电子科技大学.2012
[5].张华伟,宗瑞良.基于FPGA的PCM30/32路系统信号同步数字复接设计[J].现代电子技术.2011
[6].钟浩,曾莹,杨雪勇.一种用于卫星便携站的数字复接器的设计[J].无线电通信技术.2010
[7].韩德红,戴智刚,张显才,刘士平.基于FPGA的异步数字复接系统设计与实现[J].微计算机信息.2010
[8].侯风乾,宁子立,毕博瑞.基于FPGA的FSO准同步数字复接器的实现[J].应用光学.2010
[9].祝媛.基于FPGA的E1/E2准同步数字复接技术的研究[D].西安理工大学.2010
[10].孙洪伟,王宝兴,牛立强,翟希述.基于FPGA的多路视频信息数字复接器的设计[J].聊城大学学报(自然科学版).2009