导读:本文包含了杂散抑制论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:噪声,抑制,频率,相位,数字,小数,信号。
杂散抑制论文文献综述
刘安妮[1](2018)在《光电振荡器的相位噪声优化与杂散抑制技术研究》一文中研究指出高质量的振荡器是现代电子系统的重要组成部分,在测控、雷达、通信、导航、电子对抗、天文和近代物理实验等领域都有着十分广泛的应用前景。随着高频电子系统及现代无线通信的快速发展,这些电子与通信系统对振荡器产生信号的频率范围、频率稳定度、相位噪声等的要求越来越高。高频率稳定度的晶体振荡器作为标准信号发生器,虽然相位噪声很低,但其频率一般低于百MHz量级。通过倍频方式产生高频信号是建立在牺牲相位噪声的基础上,难以满足高频系统需求。而压控振荡器可以产生几GHz的信号,但是相位噪声性能较差。随着微波光子学的快速发展,光电振荡器采用光电混合反馈闭环技术,将激光能量转化为微波信号能量,能产生甚至上百GHz、Q值高达1010的低相位噪声信号,是高频电子与通信系统理想的信号发生装置。本论文主要研究光电振荡器的性能优化,主要工作如下:一、介绍了光电振荡器的基本原理,探讨了光电振荡器准线性动态振荡模型和拉普拉斯域相位噪声模型,综合考虑了光电振荡器的噪声来源,并从理论上分析了长光纤、滤波器的储能能力及激光器相对强度噪声、热噪声、散弹噪声、微波放大器的闪烁噪声等对光电振荡器相位噪声的影响。二、分析了基于锁相环的光电振荡器频率稳定原理及相位噪声模型,搭建了锁相环-光电振荡器实验验证系统,在平均测量时间1024秒内,艾伦方差达到1.43×10-12,比自由振荡光电振荡器的艾伦方差提升了 5个数量级。叁、分析了激光器线宽与相对强度噪声、光电探测器入射光功率、光纤链路中的瑞利散射、微波放大器的噪声及带通滤波器对光电振荡器相位噪声性能的影响,实现了相位噪声低于-140 dBc/Hz@10 kHz的10 GHz光电振荡器。四、基于单环光电振荡器的结构,提出了一种光电混合滤波环路,并基于该滤波器实现了毫米波光电振荡器的窄带、高Q值滤波,得到了中心频率为29.99 GHz、3 dB带宽为1 MHz的毫米波滤波器。结合该滤波器,毫米波光电振荡器产生了低相位噪声、低杂散的毫米波信号,其单边带相位噪声和杂散抑制比分别为-113 dBc/Hz@10 kHz和 83 dBc。五、基于耦合式光电振荡器的结构,提出了抑制其超模噪声的互注入锁定方案。由于互注入锁定效应,耦合式光电振荡器的超模噪声被有效抑制,杂散抑制比高达-120 dBc,且其产生的9.99 GHz微波信号的单边带相位噪声约为-117 dBc/Hz@10 kHz。(本文来源于《北京邮电大学》期刊2018-06-20)
亢凯,阎渊海,胡泽民,施洪生[2](2017)在《基于DDS技术的杂散抑制和正弦信号源的实现》一文中研究指出依据直接数字频率合成技术(DDS)工作原理,在simulink软件搭建系统仿真模型输出正弦信号,在此基础上实现了两种压缩ROM查询表数据量的方法来抑制杂散波,并把这两种压缩方法相结合使得压缩比达到了1:42.67,有效减少了查询表的规模,降低了对DDS资源的占用。另一方面提出了一种基于DDS芯片AD9851和AT89S52单片机的正弦信号源设计方案,给出了该方案的相关硬件接口和软件程序,经过对实际PCB板的测试,实现了1 Hz~50 MHz的正弦信号输出,该正弦信号源可应用在不同的高频领域。(本文来源于《电子技术应用》期刊2017年12期)
施群,朱秋生,余宏刚[3](2017)在《舰载有源干扰设备辐射噪声干扰信号带外杂散抑制技术研究》一文中研究指出文章系统分析了舰载有源干扰设备辐射噪声干扰信号中带外杂散分量的特性、带外杂散对全舰电磁兼容性的影响、带外杂散产生的原因等多个方面,提出了舰载有源干扰设备优化带外杂散辐射的技术措施。文章还就舰载有源干扰设备上舰后降低其对全舰电磁兼容性影响的天线优化布局进行了探讨。(本文来源于《舰船电子工程》期刊2017年08期)
吴青珍[4](2017)在《直接数字频率合成器的杂散抑制研究与设计》一文中研究指出随着现代通信系统和数字集成电路的飞速发展,高性能信号源在数字通信、空间通信、雷达测量、电子对抗、仪器仪表和卫星导航等领域中的作用正变得越来越大。与直接模拟频率合成和锁相环频率合成技术相比,直接数字频率合成器(DDS)具有频率分辨率高、频率切换时间短、跳频相位连续、可数字编程控制和易合成复杂波形等优点,已被广泛应用于现代数字通信系统中。作为频率合成技术的主要发展方向,采用数字实现方式的DDS具有很多传统频率合成技术不具备的优越性能,但杂散性能差一直是限制DDS发展的主要因素。本文主要研究了具有较好灵活性和杂散抑制特性的DDS系统设计。为了改善DDS的杂散抑制特性,首先分析了DDS的杂散来源、杂散频谱特性以及现有的杂散抑制算法。针对相位截断误差对DDS数字部分频谱纯度的影响,提出了一种结合分段线性插值近似和幅度量化逆向设计的基于插值的无相位截断算法,并采用Matlab对基于插值的无相位截断算法进行仿真分析,验证了基于插值的无相位截断算法通过改进ROM结构和查找表机制,可以有效的降低硬件开销并改善DDS的杂散抑制性能。针对复杂模拟器件DAC对DDS性能的限制,实现了一种基于Delta-Sigma数字调制技术的全数字DDS结构,设计了1位4阶低通Delta-Sigma数字调制器和1位8阶带通Delta-Sigma数字调制器,并采用Simulink分别对Delta-Sigma数字调制器进行建模和行为级仿真,仿真结果表明,Delta-Sigma数字调制器信噪比达到100.7dB,有效位数为16位。本文在基本DDS结构的基础上,完成了整体DDS电路及其关键的相幅转换模块和Delta-Sigma数字调制器的RTL级设计和优化。设计的DDS可以实现32位的频率控制精度和14位的相位控制精度,能够实现FM、PM、2FSK、2PSK等多种调制信号输出,并具有两种模式的线性扫频调制方式。本文采用Matlab和Modelsim分别对设计的RTL级的整体DDS电路及其关键的相幅转换模块和Delta-Sigma数字调制器进行功能验证和性能分析。分析结果显示,相幅转换模块的无杂散动态范围达到-86.9d Bc;Delta-Sigma数字调制器信噪比达到99.4dB,有效位数为16位;DDS的频率准确度达到10~(-9)数量级。另外,基于FPGA对相幅转换模块和Delta-Sigma数字调制器进行了电路性能评估,并采用综合工具Design Compiler,基于SMIC 0.25微米工艺库完成了DDS电路的逻辑综合。(本文来源于《西安电子科技大学》期刊2017-06-01)
张晓峰,赵鹤鸣,邵雷[5](2016)在《关于DDS杂散抑制的研究》一文中研究指出直接数字频率合成器(DDS-Digital Direct Synthesis)是一种数字频率合成方法,有频率分辨率高、相位连读等优点,但存在杂散信号的影响。本文针对DDS杂散信号的抑制,提出了噪声中和法并进行了论述。(本文来源于《电子世界》期刊2016年07期)
胡磊[6](2015)在《小型化X波段高杂散抑制低相位噪声微波变频源的研制》一文中研究指出随着雷达设备应用渠道的发展,应用于弹载或机载环境下的频率综合器的需求也会越来越大,所以必须迅速开展应用于复杂机械环境下的频率综合器的研究,并切实提高复杂环境下频率综合器的技术指标,使其既满足国民经济的发展,又满足国防事业的需要,具有一定的战略意义和经济意义。因此,研制小型化X波段低相位噪声高杂散抑制微波变频源是众多微波组件设计及开发单位的工作重点。本文设计了一种高杂散低相噪微波变频源,介绍了其工作原理、设计方法、关键技术和测试结果及产品的主要性能指标。本论文通过研究以下两个方面的设计方法实现了高杂散和低相噪的微波频率源:1.采用混频锁相环的设计方案不但解决了在X波段的多频点变频源的低相位噪声的要求,还产生X波段低相位噪声的信号。如果是单频点则可通过直接倍频或采取介质取样锁相环设计技术来实现,但对于多频点的变频源则需要采取直接频率合成或者锁相环频率合成技术。考虑到直接频率合成方式对杂散抑制很难控制,因此采用了锁相环频率合成和混频处理相结合的方式,也就是混频锁相环设计技术。混频锁相环设计技术将混频处理置于锁相环内,通过锁相环环路滤波器的作用有效的滤除混频杂散,利用本振信号很低的相位噪声来保证最终产生信号的相位噪声要求。2.X波段的多频点变频源通过采用高杂散抑制设计技术,在利用混频锁相环产生X波段的多频点变频源的设计中,除需要的9.6GHz~9.9GHz信号外,还存在很多其它多种频率成分,如100MHz、900MHz和9GHz等等。经实验证明,本文给出的方法设计灵活、通用性强、成本低,较好的满足了对性能指标的要求。(本文来源于《电子科技大学》期刊2015-03-01)
李辉祥[7](2013)在《直接数字频率合成技术的杂散抑制研究》一文中研究指出直接数字频率合成(Direct Digital Frequency Synthesis, DDS)技术的出现,带来了一次频率合成技术史上的革命,其广泛应用于仪器仪表、通信、雷达等领域。本文以DDS函数信号发生器为项目背景,重点针对DDS杂散信号较强的缺点进行了大量研究工作。为了更好地研究杂散抑制技术,详细分析DDS的杂散来源是有必要的。论文首先介绍了DDS的基本结构和工作原理,然后分析了DDS在叁种情况下的频谱,依次是理想情况下的频谱、相位截断误差所致杂散谱和幅度量化误差所致杂散谱。这叁大板块的频谱分析流程是:先作数学推导,计算出频谱表达式;再建模作matlab仿真,给出频谱图。其中,在分析相位截断误差带来的杂散时,通过参考Nicholas等人发表的文章,准确地建立了相位截断误差序列的数学模型。在分析幅度量化误差带来的杂散时,本文首次引入贝塞尔函数,进一步简化了分析结果。多年来,国内外学者已提出了多种杂散抑制技术,论文选取了相位累加器的杂散改善技术、相位加抖技术和噪声成形技术,分别对这叁种杂散抑制技术进行了研究,并使用可综合的电路模块加以实现。在测试过程中,对抖动注入技术和噪声成形技术进行了适当的调整,从而获得了较好的效果。除了对杂散抑制的研究,本文还对其他特殊信号进行了优化。一是改进了幅度调制算法和频率调制算法,使其更加简洁高效;二是对方波重影现象进行了研究,首次提出一种改进算法,较好地解决了这个问题。测试结果表明:杂散抑制技术对输出频谱的影响比较接近matlab仿真结果,较好地验证了理论的正确性;宽带SFDR略有改善,大约提高了2.52dBc。(本文来源于《华中师范大学》期刊2013-05-01)
张怡安[8](2013)在《应用于全数字锁相环的杂散抑制及锁定辅助电路的研究与设计》一文中研究指出近年来随着无线通信技术的发展,越来越多的产品需要兼容多个不同的通信协议,这就需要满足多个工作频段的宽带锁相环。随着CMOS工艺不断发展,单位面积可集成的晶体管数量不断提高,电源电压也在降低,全数字锁相环的性能已经可以和模拟锁相环媲美。全数字锁相环可以使用数字电路设计的自动化流程,加快设计进度,同时易于集成其他的数字辅助电路,充分利用数字电路实现复杂算法的便利性及高集成度。本论文主要研究了全数字锁相环中时间数字转换器的非线性对锁相环杂散性能的影响和锁相环锁定辅助技术,并针对相关问题,提出解决方案,最终完成全数字锁相环中杂散抑制和锁定辅助电路的设计与实现。首先,本论文简要介绍了锁相环原理及组成部分,然后对全数字锁相环中counter和时间数字转换器以及Retiming进行了详细介绍。论文重点介绍了时间数字转换器的非线性对全数字锁相环杂散性能的影响,并对杂散抑制算法进行了详细分析。为了使杂散抑制算法适用于宽带全数字锁相环,本论文设计了跨度可调的可变延时单元电路,以满足在不同工作频率下杂散抑制算法的要求。在自动频率校准电路设计中,本论文使用二进制搜索算法,能够快速准确的缩小数控振荡器输出频率与目标频率之间的误差,加快锁定速度。针对counter同步电路输出中的glitch现象,本论文提出了glitch检测及消除算法,可以对8bitcounter中最高两位数据的同步错误实现检测及校准,完全消除由于counter同步电路输出中glitch对环路性能的影响。本论文的所有设计采用TSMC0.13μm CMOS工艺实现,完成了全部电路设计、仿真和版图设计。并通过了版图参数提取和后仿真。(本文来源于《复旦大学》期刊2013-04-17)
臧芸妍[9](2013)在《VHF频段DDS频率合成器的杂散抑制策略》一文中研究指出介绍了频率合成技术中叁个重要的方法,比较分析直接频率合成技术、锁相环频率合成技术(PLL技术)以及直接数字频率合成技术(DDS技术)的优缺点。着重探讨了DDS频率合成技术杂散噪声来源,比如:幅度量化噪声、相位舍位噪声以及DAC的非理想性引起的噪声等。以相位舍位噪声尤为突出,通过分析DDS产生的噪声来源,提出了一种合理规避DDS舍位噪声引起的杂散信号的方法,并且在实际工程中得以验证。(本文来源于《现代电子技术》期刊2013年07期)
张仁国[10](2013)在《基于sigma-delta调制的频率综合器杂散抑制技术研究》一文中研究指出基于sigma-delta调制的小数分频频率综合器因其能实现精细的频率步进和好的噪声性能而得到广泛的研究和应用。本论文重点关注基于sigma-delta调制的小数分频锁相环中出现的小数杂散问题及抑制小数杂散的方法。论文的主要工作如下:1.论文详细分析了适合于锁相环的一阶sigma-delta调制器并由此导出噪声整形效果更好的(MultistAge noise SHaping)MASH结构。分析MASH的级数及输入的数据位宽变化对小数分频模块输出的相噪等性能的影响。最终分析得出,采用48bit位宽输入的MASH1-1-1结构时,输出序列得到的综合指标更优。2.由于小数分频中采用的sigma-delta调制器是一个有限状态机,其输出序列存在周期性。这是小数分频锁相环输出产生小数杂散的根本原因。本论文对sigma-delta调制器的周期性做了详细的理论分析并导出定位输出频谱中小数杂散的公式。大量的频谱测试结果表明,公式计算结果与小数杂散在频谱中出现的位置完全吻合。3.针对小数分频锁相环输出存在的杂散问题,本论文首先对已有文献中提到的两类杂散抑制算法(确定性方法(Deterministic Methods)和扰动性方法(StochasticMethods))进行对比和分析。其中,确定性方法通过延长sigma-delta调制器输出序列的周期以抑制小数杂散。对比和分析证明,确定性方法硬件成本高、杂散抑制效果不明显,其实用价值不高。而扰动性方法通过在sigma-delta调制器中迭加随机抖动以打破输出序列的周期。扰动性方法实现简单,硬件成本低,杂散抑制效果好于确定性方法。但是,这类方法仍然存在不同的缺点,且大部分频点上只能抑制掉部分小数杂散。综上,上述方法均不能够非常有效的解决小数杂散问题。4.通过已有的扰动性算法的分析,论文提出一种新的杂散抑制方法。并将新方法与已有的方法进行对比。通过大量仿真验证发现,这种结构对杂散的抑制效果优于已有的方法。5.本论文在FPGA中完成MASH结构、杂散抑制结构的实现。同时,采用所设计的结构及已有的射频平台,在频段4060MHz-7060MHz范围内完成对所有算法的验证和频谱的测试。大量的实验验证发现,论文中所设计的小数分频模块能够有效改善输出的频谱纯度,新的杂散抑制方法能够消除大部分频点上的小数杂散成分,锁相环输出能达到的指标如下:频率分辨率小于1Hz,带内带外杂散优于-80dBc/Hz,相位噪声在测试频谱中的指标优于-95dBc/Hz@10kHz。(本文来源于《电子科技大学》期刊2013-03-06)
杂散抑制论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
依据直接数字频率合成技术(DDS)工作原理,在simulink软件搭建系统仿真模型输出正弦信号,在此基础上实现了两种压缩ROM查询表数据量的方法来抑制杂散波,并把这两种压缩方法相结合使得压缩比达到了1:42.67,有效减少了查询表的规模,降低了对DDS资源的占用。另一方面提出了一种基于DDS芯片AD9851和AT89S52单片机的正弦信号源设计方案,给出了该方案的相关硬件接口和软件程序,经过对实际PCB板的测试,实现了1 Hz~50 MHz的正弦信号输出,该正弦信号源可应用在不同的高频领域。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
杂散抑制论文参考文献
[1].刘安妮.光电振荡器的相位噪声优化与杂散抑制技术研究[D].北京邮电大学.2018
[2].亢凯,阎渊海,胡泽民,施洪生.基于DDS技术的杂散抑制和正弦信号源的实现[J].电子技术应用.2017
[3].施群,朱秋生,余宏刚.舰载有源干扰设备辐射噪声干扰信号带外杂散抑制技术研究[J].舰船电子工程.2017
[4].吴青珍.直接数字频率合成器的杂散抑制研究与设计[D].西安电子科技大学.2017
[5].张晓峰,赵鹤鸣,邵雷.关于DDS杂散抑制的研究[J].电子世界.2016
[6].胡磊.小型化X波段高杂散抑制低相位噪声微波变频源的研制[D].电子科技大学.2015
[7].李辉祥.直接数字频率合成技术的杂散抑制研究[D].华中师范大学.2013
[8].张怡安.应用于全数字锁相环的杂散抑制及锁定辅助电路的研究与设计[D].复旦大学.2013
[9].臧芸妍.VHF频段DDS频率合成器的杂散抑制策略[J].现代电子技术.2013
[10].张仁国.基于sigma-delta调制的频率综合器杂散抑制技术研究[D].电子科技大学.2013