抖动技术论文_韩文峰

导读:本文包含了抖动技术论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:频率,电磁干扰,相位,变换器,开关电源,张弛,技术。

抖动技术论文文献综述

韩文峰[1](2018)在《浅谈IP语音通信中的抗抖动技术》一文中研究指出在不断发展各种网络技术过程中,语音处理及通信领域中近年来的研究热点成为Vo IP技术。本文重点研究一种可将IP语音通信质量提高的抗抖动缓冲技术,并利用实验方式验证此种方法的抗抖动性能,为实际应用提供参考。(本文来源于《数字通信世界》期刊2018年07期)

林能清[2](2018)在《一种应用于DC/DC转换器的伪随机频率抖动技术的研究》一文中研究指出随着科技的不断进步与发展,我国的半导体行业也进入一个高速发展期,开关电源作为集成电路设计中的重要组成部分,也随着集成电路行业的不断发展,对其提出了更高的要求。特别是智能手机,平板电脑,智能AI设备,虚拟现实VR设备等一系列电子设备的出现,让高速大功率的开关电源芯片成为主流。因此电磁干扰的影响在芯片设计中越来越大,不仅会使得设备系统的性能下降,更甚者会使得设备损坏,无法工作。如何降低电磁干扰在开关电源管理芯片的影响,针对这个问题,本文基于DC/DC转换器,对伪随机频率抖动技术来抑制电磁干扰进行了研究。本文首先对现如今开关电源的背景进行了介绍,并对整个行业的发展趋势进行了阐述。然后对电磁干扰的产生、传播以及抑制方法进行了分析,基于此,本文选择频率抖动技术来抑制电磁干扰EMI。接下来对频率抖动技术的原理以及实现方法进行了对比分析,并引出了自己设计的伪随机频率抖动技术,为了产生良好特性的伪随机序列,对伪随机序列发生器的类型进行分析,然后研究了傅里叶频谱分析理论,为之后的频谱分析打下基础。接下来重点对本文设计的伪随机频率抖动技术的相关电路进行了原理分析以及仿真验证,包括伪电压基准电路,随机序列发生器电路,频率抖动振荡器电路和锁相环电路。最后搭建了芯片的典型应用电路,进行了全电路仿真验证,然后基于本文设计的伪随机频率抖动技术,对抖动范围与抖动周期对电磁干扰抑制效果进行了分析。本文研究的伪随机频率抖动技术,能够产生周期为1024的伪随机序列,并且该序列发生器产生全状态序列,并不会产生无效状态从而进入死循环。同时产生的控制信号经过类似译码器的作用,能够产生足够多的控制位数,以此能够更加精细的进行频率抖动,更好的降低电磁干扰的影响。基于本文所设计的伪随机频率抖动电路,还针对不同的抖动周期与抖动范围进行了频谱分析,最后得到伪随机频率抖动技术对电磁干扰的影响程度。本文仿真采用的是华虹NEC公司的0.35?m BCD工艺,利用了Spectre、Hspice与SPICE Explorer等仿真工具,对的芯片的各个模块与整体电路进行了仿真。仿真结果表明系统能够正常工作,各项性能良好并符合设计要求。对电磁干扰的抑制效果也很好,无论是基波还是高次谐波峰值,都得到很好的降低。(本文来源于《电子科技大学》期刊2018-03-01)

张绍泽,张建奇,黄曦,刘德连[3](2016)在《基于复合抖动技术的叁维轮廓数据压缩方法》一文中研究指出叁维扫描技术获取的叁维轮廓数据体积较大,不便于叁维数字博物馆数据的实时传输和显示。针对这个问题,提出了基于复合抖动技术的叁维轮廓数据压缩方法。首先,利用虚拟结构光投影系统实现叁维轮廓数据的图像存储。然后,对图像的不同通道使用不同的抖动技术进行处理,并将结果保存到8位灰度图中主要的3位或者3幅1位逻辑图中,实现叁维轮廓数据的进一步压缩存储。实验表明,与提供的叁维模型格式相比提出方法的数据压缩比高达75.9∶1,非常适合叁维轮廓数据的实时传输、重建与显示。(本文来源于《强激光与粒子束》期刊2016年07期)

孙大成[4](2016)在《应用于开关电源芯片的频率抖动技术》一文中研究指出为了减小开关电源中的电磁干扰(EMI),研究了单片开关电源中的频率抖动技术,并简要介绍了频率抖动技术及其原理。设计一个具有频率抖动功能的弛张振荡器,分析了以弛张振荡器原理为基础具有频率抖动功能的振荡器结构设计和原理。通过HSPICE仿真分析电路频谱,结果表明频率抖动技术能有效削减方波的各次谐波幅值,从而达到抑制电磁干扰的效果。重点从抖动范围、抖动周期两方面讨论频率抖动模型,频谱对比分析结果表明抖动范围±7%、抖动周期为128T的抖动模型,其谐波至少下降6 d B以上,高次谐波的峰值下降更为明显,满足6 d B工程裕量的要求,能有效抑制电磁干扰。(本文来源于《电子与封装》期刊2016年03期)

张玲[5](2015)在《基于TMS320F28335的频率抖动技术》一文中研究指出为了达到数字电路和集成模拟电路共同实现频率抖动技术的目的,数字电路采用TI公司的TMS320F28335DSP控制器,通过DSP编程,利用程序控制GPIO口输出频率随时间改变的PWM波信号,集成模拟电路利用控制芯片UC3844结合外部调制电路实现对载波的调制[3],最终通过测量分析确定频率抖动技术能够降低频谱峰值,减小电磁干扰[6]。(本文来源于《自动化与仪器仪表》期刊2015年03期)

卢杰,邝小飞[6](2014)在《频率抖动技术在开关电源振荡器中的实现》一文中研究指出介绍了一种基于BCD 0.5μm 25V工艺,具有频率抖动功能的开关电源振荡器的实现。采用张弛振荡器产生具有固定频率的方波信号,然后通过计数器周期性的控制张弛振荡器中电容的大小,来实现振荡器中振荡频率周期性抖动。本设计中振荡器频率围绕中心频率±4 k Hz抖动,此技术可以对开关电源中的电磁干扰进行有效的抑制。(本文来源于《物联网技术》期刊2014年12期)

池伟,任晓明,郭建增,韦承甫[7](2014)在《抑制大型折迭腔结构光斑抖动技术的研究》一文中研究指出针对光腔镜盒的真空变形和振动对精密光学系统的影响,分析了传统刚性连接的光学调整架平台以及球关节连接结构在减振降噪设计的不足,从支撑和柔性密封连接的角度,设计了隔离振动和光腔镜盒真空变形的精密光学调整架平台,对应用于大型折迭腔的双层光学调整架平台的动力学特性进行ANSYS仿真,并完成了光斑抖动验证实验。结果显示框架式双层光学调整架平台的第一阶弹性体频率可达到126.5,172.3Hz,很好地满足折迭腔光学调整架平台的使用要求;应用在大型折迭腔,抽真空试验前后He-Ne导引光输出光斑位置无变化,形状变化很小,出光过程中输出抖动角均方根值为3.73″,隔离振动传递效果明显。(本文来源于《强激光与粒子束》期刊2014年09期)

余修华,詹地夫,张佳佳,姚勇涛,张逸成[8](2013)在《频率抖动技术抑制DC/DC变换器电磁干扰的仿真》一文中研究指出针对传统的恒定开关频率PwM控制方式引起频谱能量集中、谐波幅值较大的缺点,分析了开关频率抖动技术抑制DC/DC变换器电磁干扰(EMI)噪声的基本原理。采用叁角波作为调制信号,应用Matlab实现频率抖动技术的闭环数字仿真。仿真结果表明,频率抖动技术可使输入电流低次谐波幅值得到显着下降,有效地抑制了DC/DC变换器EMI噪声。(本文来源于《低压电器》期刊2013年16期)

马卓[9](2013)在《面向高性能CPU的锁相环低抖动技术研究》一文中研究指出半导体工艺进入纳米时代,在工艺的推动下CPU技术取得了长足的进步,特别是高性能CPU的工作主频得到了大幅度的提升,以IBM Power系列为代表的先进微处理器的工作主频已经超过了5GHz。高工作主频对时钟系统的稳定性提出了很高的要求,时钟系统任何微小抖动就可能导致CPU的性能下降或者功能异常。锁相环作为首选的时钟发生器无可取代地成为了几乎所有CPU芯片时钟系统的原点。与工作在其它场合的锁相环不同,高性能CPU内部成分复杂的电源噪声、剧烈波动的芯片温度以及锁相环内部件的电路特性都会影响锁相环的抖动性能,从而成为限制CPU性能的一个重要因素。因此,站在CPU的视角,全面地看待锁相环的抖动问题,研究以面向高性能CPU应用为背景的锁相环低抖动技术成为了高性能CPU研究的先决条件之一。从高性能CPU对锁相环的特性需求出发,本文紧密围绕锁相环的抖动问题,对由CPU内电源噪声、环境温度这类“外在”因素,以及环路内压控振荡器结构这类“内在”因素导致的锁相环抖动问题分别进行了机理分析,并针对性地提出了解决方案。本文的主要创新点可归纳为以下五个方面:1.从高性能CPU的视角审视锁相环的抖动问题,结合CPU的特点分析产生抖动的外在和内在因素,确立锁相环低抖动设计的目标和着力点。针对为高性能CPU提供高频稳定时钟这一应用目标,本文跳出锁相环环路这一既定框架,从更广阔的视角审视锁相环的抖动问题。以环路内外结合的方式,从CPU的角度分析了高性能CPU固有的电气、温度因素对锁相环抖动特性的影响,提炼出时钟抖动与电源、时钟抖动与偏置、时钟抖动与电路结构之间的内在联系,确定低抖动研究的方向和目标。2.提出了电流控制模式的低压差稳压器(LDO)模型,并采用提出的八边形网格状大尺寸功率晶体管版图结构,实现了一种内嵌式采用电流控制型LDO锁相环供电电路。针对高性能CPU内部复杂的电源噪声,依据“本地产生,本地使用”的原则,本文提出了内嵌LDO的锁相环供电结构框架,最大限度地降低外界噪声耦合进入锁相环电源网络的可能性。同时,本文还提出了基于电流环路控制技术的流控型LDO结构——CCL-LDO,在CCL-LDO环路中应用电流控制技术,发挥电流信号响应速度快的特点,大幅度地提高了LDO电路的瞬态响应能力,在面对锁相环这类处于振荡状态的负载时能有效稳定供电电压、降低纹波,从“外因”上降低锁相环输出发生抖动的可能性。CCL-LDO分别作用于电荷泵和压控振荡器的实验结果表明,其对电荷泵和压控振荡器相位噪声的抑制可达-40dB~-60dB,能大幅度地降低锁相环输出时钟的抖动。此外,大尺寸功率晶体管也是影响LDO性能的一个重要因素,本文提出了大尺寸功率晶体管的八边形网格状版图实现技术,有效地抑制了大尺寸功率晶体管的衬底偏压累积,确保了大尺寸功率晶体管阈值电压的稳定。3.针对CPU芯片特点,提出了两种高温度稳定性的带隙基准电路,降低了偏置信号温度漂移对锁相环工作稳定性的影响。针对CPU在不同工作负载下温度波动剧烈的问题,深入地研究了带隙基准电压/电流源电路偏置技术,发现并分析了带隙基准核心电路中由PNP管“发射极-基极”电流通路的分流作用导致的温度漂移现象,提出了“发射极-基极”电流补偿方案,利用不同材料的温度特性实现了电阻的温度漂移补偿,并在此基础上分别实现了两款高温度稳定性的带隙基准电压/电流源电路。分析表明,基于带隙基准的偏置信号温度稳定性达到1ppm/℃级别,确保了锁相环环路的直流工作状态的稳定。4.深入分析压控振荡器(VCO)工作过程中的非平衡因素,揭示并分析了压控振荡器的“本征抖动”现象,并针对性地提出了双环互锁/多环前馈自交叉式单端VCO结构。通过对压控振荡器振荡机理的分析,揭示了单端压控振荡器非对称结构导致的“本征抖动”现象,分析了振荡过程中正负半周期内工作电流非平衡这一产生本征抖动的根本机理。针对本征抖动问题,提出了双环互锁压控振荡器结构,并在此基础上进一步地衍生出多环前馈自交叉技术,实现了中心对称的“偶数级单端压控振荡器”,平衡了压控振荡器的工作电流,对“本征抖动”的抑制效果大于80%,并且具有极佳的线性度。5.针对电源噪声和控制电压噪声导致的VCO抖动,提出并实现了内嵌有源LC滤波器的压控振荡器技术。从VCO的组成结构上看,来自电源和控制电压的噪声均可导致输出抖动,本文深入地分析了这两类噪声的传播方式和机理,提出了在噪声传播路径公共点进行噪声滤波的方法,并结合CPU工艺的特点,提出了内嵌有源LC滤波的压控振荡器技术,有效地衰减了进入环形振荡器的噪声,锁相环的抖动降低超过-30dB。基于上述技术,本文设计了一款基于40nm工艺的低抖动锁相环电路,分析结果表明,对比简单结构的锁相环电路,该锁相环电气原因导致的抖动的均方根值降低了66%,温度因素导致的抖动的均方根值下降了58%。(本文来源于《国防科学技术大学》期刊2013-03-31)

艾尔肯·艾则孜[10](2012)在《基于相位抖动技术的电路中DDS杂散源的抑制》一文中研究指出直接数字频率合成技术DDS具有频率分辨力很高、输出频率的相对带宽很宽、频率转换时间极短、频率捷变时相位连续、可产生宽带正交信号、能够输出任意波形、易于实现数字调制等优点。本文分析了DDS的主要杂散来源及对输出频谱的影响,研究了DDS主要的杂散源的抑制措施,用相位抖动注入技术来抑制相位截断误差和抑制幅度量化造成的杂散。(本文来源于《电脑与电信》期刊2012年07期)

抖动技术论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

随着科技的不断进步与发展,我国的半导体行业也进入一个高速发展期,开关电源作为集成电路设计中的重要组成部分,也随着集成电路行业的不断发展,对其提出了更高的要求。特别是智能手机,平板电脑,智能AI设备,虚拟现实VR设备等一系列电子设备的出现,让高速大功率的开关电源芯片成为主流。因此电磁干扰的影响在芯片设计中越来越大,不仅会使得设备系统的性能下降,更甚者会使得设备损坏,无法工作。如何降低电磁干扰在开关电源管理芯片的影响,针对这个问题,本文基于DC/DC转换器,对伪随机频率抖动技术来抑制电磁干扰进行了研究。本文首先对现如今开关电源的背景进行了介绍,并对整个行业的发展趋势进行了阐述。然后对电磁干扰的产生、传播以及抑制方法进行了分析,基于此,本文选择频率抖动技术来抑制电磁干扰EMI。接下来对频率抖动技术的原理以及实现方法进行了对比分析,并引出了自己设计的伪随机频率抖动技术,为了产生良好特性的伪随机序列,对伪随机序列发生器的类型进行分析,然后研究了傅里叶频谱分析理论,为之后的频谱分析打下基础。接下来重点对本文设计的伪随机频率抖动技术的相关电路进行了原理分析以及仿真验证,包括伪电压基准电路,随机序列发生器电路,频率抖动振荡器电路和锁相环电路。最后搭建了芯片的典型应用电路,进行了全电路仿真验证,然后基于本文设计的伪随机频率抖动技术,对抖动范围与抖动周期对电磁干扰抑制效果进行了分析。本文研究的伪随机频率抖动技术,能够产生周期为1024的伪随机序列,并且该序列发生器产生全状态序列,并不会产生无效状态从而进入死循环。同时产生的控制信号经过类似译码器的作用,能够产生足够多的控制位数,以此能够更加精细的进行频率抖动,更好的降低电磁干扰的影响。基于本文所设计的伪随机频率抖动电路,还针对不同的抖动周期与抖动范围进行了频谱分析,最后得到伪随机频率抖动技术对电磁干扰的影响程度。本文仿真采用的是华虹NEC公司的0.35?m BCD工艺,利用了Spectre、Hspice与SPICE Explorer等仿真工具,对的芯片的各个模块与整体电路进行了仿真。仿真结果表明系统能够正常工作,各项性能良好并符合设计要求。对电磁干扰的抑制效果也很好,无论是基波还是高次谐波峰值,都得到很好的降低。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

抖动技术论文参考文献

[1].韩文峰.浅谈IP语音通信中的抗抖动技术[J].数字通信世界.2018

[2].林能清.一种应用于DC/DC转换器的伪随机频率抖动技术的研究[D].电子科技大学.2018

[3].张绍泽,张建奇,黄曦,刘德连.基于复合抖动技术的叁维轮廓数据压缩方法[J].强激光与粒子束.2016

[4].孙大成.应用于开关电源芯片的频率抖动技术[J].电子与封装.2016

[5].张玲.基于TMS320F28335的频率抖动技术[J].自动化与仪器仪表.2015

[6].卢杰,邝小飞.频率抖动技术在开关电源振荡器中的实现[J].物联网技术.2014

[7].池伟,任晓明,郭建增,韦承甫.抑制大型折迭腔结构光斑抖动技术的研究[J].强激光与粒子束.2014

[8].余修华,詹地夫,张佳佳,姚勇涛,张逸成.频率抖动技术抑制DC/DC变换器电磁干扰的仿真[J].低压电器.2013

[9].马卓.面向高性能CPU的锁相环低抖动技术研究[D].国防科学技术大学.2013

[10].艾尔肯·艾则孜.基于相位抖动技术的电路中DDS杂散源的抑制[J].电脑与电信.2012

论文知识图

加入DAC延迟迭加和相位抖动技术抖动技术实现信噪比的提高原始图像与加入抖动技术的图像...3.3通过图像抖动技术生成的正弦...相位抖动技术仿真对比图采用了随机抖动技术的NCO仿真输...

标签:;  ;  ;  ;  ;  ;  ;  

抖动技术论文_韩文峰
下载Doc文档

猜你喜欢