导读:本文包含了阵列乘法器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:乘法器,阵列,矩阵,测试,可编程,门阵列,补码。
阵列乘法器论文文献综述
黄海霞,邓伊瑶,蔡玉[1](2017)在《浅谈3*3位直接补码阵列乘法器实验改革方法》一文中研究指出《计算机组成原理》是一门重要的硬件基础性课程,其主要以冯·诺依曼结构为基础,详细介绍计算机五大部件的组成、结构、工作原理、设计思想等,着重培养学生对计算机底层硬件的分析、应用、设计创新能力。本实验用MAX+plus II软件作为仿真平台,首先根据直接补码阵列乘法器的逻辑表达式画出原理图,然后根据原理图仿真出3*3位补码相乘的结果。通本实验可以验证十进制数转换为二进制数的正确性。由此实验结合理论知识,加深学生对各硬件的结构和功能的理解,加深学生对计算机内部硬件部分中央处理器的运算器计算过程的了解。(本文来源于《科技视界》期刊2017年26期)
徐东明,卢斌[2](2016)在《一种改进的CSA低功耗阵列乘法器的实现》一文中研究指出以实现电能采集中所需求的低功耗、小面积的乘法器为目标,设计了一种16×16位高性能阵列改进乘法器.系统采用Booth-4编码器产生部分乘积项,通过对部分积重组后并采用改进的CSA阵列完成压缩,直接得出乘法结果.这消除了传统并行乘法器的进位加法器部分,节省了大量的晶体管,从而有效降低了系统的整体功耗.设计采用0.6μm SMIC工艺布线,利用H-spice工具仿真验证,结果表明当工作在2.0V单输入电压,150MHz输入频率时,乘法器系统功耗为8.98mW,延迟为8.76ns.(本文来源于《微电子学与计算机》期刊2016年09期)
王阳,陶华敏,肖山竹,戴华东[3](2015)在《基于脉动阵列的矩阵乘法器硬件加速技术研究》一文中研究指出针对卡尔曼滤波算法中矩阵乘法运算的求解问题,比较不同的硬件加速设计方案,利用9个自行设计的处理单元,设计了一种基于脉动阵列的并行结构浮点矩阵乘法器,其峰值性能可达761.96MFLOPS,在资源一定的情形下提高了算法实现的实时性.结合矩阵分块算法,乘法器可对更高维的矩阵进行乘法求解,具有良好的扩展性.(本文来源于《微电子学与计算机》期刊2015年11期)
卢洋洋,周平,朱巍巍,张磊,杨林[4](2014)在《用于光学向量矩阵乘法器的光源阵列系统》一文中研究指出对用于光学向量矩阵乘法器的16路阵列光源和驱动电路进行了系统的研究。提出了采用商用分布式反馈激光器(DFB)和16路光纤阵列耦合的方式构造阵列光源模块,并且在驱动电路中设计了功率反馈自校正调节算法,解决了由于当前激光器制造工艺条件的限制而造成的各路激光器之间的阈值电流和P-I转换效率等参数差异问题。实现了光源系统各个通道间的输入向量数据和输出光强之间的一致性映射。实验结果证明,所研究开发的光源阵列不仅成本低,而且数据源信号的高频响应性能良好,保证了光学向量矩阵乘法器运算性能的稳定性和准确性。(本文来源于《红外与激光工程》期刊2014年01期)
庄建忠,艾树峰[5](2013)在《基于脉动阵列结构的多项式基乘法器的设计》一文中研究指出提出了一类基于脉动阵列结构的字串行有限域乘法器架构。架构基于多项式基,支持m<M(M为乘法器宽度)的任意有限域GF(2m),支持任意的不可约多项式。乘法器可以按字串行输入,依据应用情景选择不同的输入字长调整阵列结构,具有良好的可扩展性。实验结果表明,架构易于实现,便于对不同字长的实现性能进行评估,适合不同的应用情景,能为不同类型的有限域乘法器提供性能比较的良好基准。(本文来源于《电讯技术》期刊2013年08期)
朱世宇,夏汝华,甘科,刘春雷,陈小川[6](2011)在《基于FPGA的阵列乘法器的设计与实现》一文中研究指出先对乘法器进行了分析,然后用现场可编程门阵列(F P G A)实现了阵列乘法器,并分析了设计原理。(本文来源于《自动化与仪器仪表》期刊2011年04期)
方东博,沈海斌[7](2011)在《基于二维脉动阵列的GMM矢量乘法器设计》一文中研究指出为满足大型识别系统的实时识别请求,需采用基于硬件的GMM说话人识别系统。针对GMM模型的数据通路中吞吐量和精度的瓶颈:矢量乘法器模块和指数运算模块,进行体系结构层次上的研究。本研究针对已有文献中脉动阵列的缺陷,提出一种二维脉动阵列的结构,通过并行处理及插入流水线等方法得到多种体系结构。在速度,面积,吞吐量之间进行折中,应用于各种场合,具有极强的扩展性。最后的测试和分析结果表明,本设计满足标准要求,具有实际的应用价值。(本文来源于《电子技术》期刊2011年03期)
胡进,何德彪,陈建华[8](2010)在《基于高基阵列乘法器的高速模乘单元设计与实现》一文中研究指出蒙哥马利模乘算法是最适合硬件实现的模乘算法,被应用在RSA密码和ECC密码的协处理器设计中。目前性能最高的是高基蒙哥马利模乘算法,分析了高基蒙哥马利算法的实现,提出了一种新的基于高基阵列乘法器的Montgomery模乘高速硬件实现结构,基于这种结构位长为n的比特模乘仅需要约n/w+6个时钟周期,该结构设计的电路只与最小单元有关,在硬件实现时可以大大提高频率,并提高设计的性能,可以设计高速的RSA和椭圆曲线密码大规模集成电路。(本文来源于《计算机工程与设计》期刊2010年06期)
杨德才,陈光,谢永乐[9](2009)在《阵列乘法器通路时延故障的内建自测试》一文中研究指出阵列乘法器因高度集成和高速运行,容易受到时延故障的困扰。该文对阵列乘法器的通路时延故障提出了一种用累加器实现的以单跳变序列作为测试序列的内建自测试方案。已有的理论和实践表明采用单跳变测试序列比多跳变序列具有更高的测试鲁棒性。同时,该文的测试方案在测试通路覆盖率和测试向量数之间做到了兼顾。仿真结果表明这种单跳变测试序列具有高测试通路覆盖率。此外,测试生成通过系统已有累加器的复用可节省硬件成本开销。(本文来源于《电子与信息学报》期刊2009年01期)
刘汝刚,孟菲[10](2008)在《超高速8×8阵列式乘法器的研制和测试》一文中研究指出以多元逻辑电路(DYL)中的线性逻辑门为核心,构思体现这种基本逻辑结构特长的高速阵列式乘法器的结构原理以及该器件的测试方法,并获得了乘法时间小于10ns的乘法器,达到了我们预期的目标。该电路可以直接与TTL电路兼容使用。(本文来源于《微处理机》期刊2008年02期)
阵列乘法器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
以实现电能采集中所需求的低功耗、小面积的乘法器为目标,设计了一种16×16位高性能阵列改进乘法器.系统采用Booth-4编码器产生部分乘积项,通过对部分积重组后并采用改进的CSA阵列完成压缩,直接得出乘法结果.这消除了传统并行乘法器的进位加法器部分,节省了大量的晶体管,从而有效降低了系统的整体功耗.设计采用0.6μm SMIC工艺布线,利用H-spice工具仿真验证,结果表明当工作在2.0V单输入电压,150MHz输入频率时,乘法器系统功耗为8.98mW,延迟为8.76ns.
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
阵列乘法器论文参考文献
[1].黄海霞,邓伊瑶,蔡玉.浅谈3*3位直接补码阵列乘法器实验改革方法[J].科技视界.2017
[2].徐东明,卢斌.一种改进的CSA低功耗阵列乘法器的实现[J].微电子学与计算机.2016
[3].王阳,陶华敏,肖山竹,戴华东.基于脉动阵列的矩阵乘法器硬件加速技术研究[J].微电子学与计算机.2015
[4].卢洋洋,周平,朱巍巍,张磊,杨林.用于光学向量矩阵乘法器的光源阵列系统[J].红外与激光工程.2014
[5].庄建忠,艾树峰.基于脉动阵列结构的多项式基乘法器的设计[J].电讯技术.2013
[6].朱世宇,夏汝华,甘科,刘春雷,陈小川.基于FPGA的阵列乘法器的设计与实现[J].自动化与仪器仪表.2011
[7].方东博,沈海斌.基于二维脉动阵列的GMM矢量乘法器设计[J].电子技术.2011
[8].胡进,何德彪,陈建华.基于高基阵列乘法器的高速模乘单元设计与实现[J].计算机工程与设计.2010
[9].杨德才,陈光,谢永乐.阵列乘法器通路时延故障的内建自测试[J].电子与信息学报.2009
[10].刘汝刚,孟菲.超高速8×8阵列式乘法器的研制和测试[J].微处理机.2008