可预置数计数器论文-李彩云,付丽苑

可预置数计数器论文-李彩云,付丽苑

导读:本文包含了可预置数计数器论文开题报告文献综述及选题提纲参考文献,主要关键词:计数器CD40192,数字显示,倒计时器

可预置数计数器论文文献综述

李彩云,付丽苑[1](2008)在《999天以内可预置倒计天数计数器的电路制作》一文中研究指出999天以内可预置倒计时器电路主要由电源电路模块,日脉冲发生器电路模块和999天倒计时显示电路模块等部分组成。采用可预置BCD码加减计数器CD40192、叁位数码管显示输出。(本文来源于《景德镇高专学报》期刊2008年04期)

胡滨[2](2007)在《基于Verilog语言的可预置加减计数器的设计》一文中研究指出计数器是大规模集成电路中运用最广泛的结构之一。在模拟及数字集成电路设计当中,灵活地选择与使用计数器可以实现很多复杂的功能,可以大量减少电路设计的复杂度和工作量。讨论了一种可预置加减计数器的设计,运用Verilog HDL语言设计出了一种同步的可预置加减计数器,该计数器可以根据控制信号分别实现加法计数和减法计数,从给定的预置位开始计数,并给出详细的VerilogHDL源代码。最后,设计出了激励代码对其进行仿真验证,实验结果证明该设计符合功能要求,可以实现预定的功能。(本文来源于《现代电子技术》期刊2007年16期)

宋韵[3](2003)在《可预置数及预报警的计数器》一文中研究指出变压器厂、塑料袋厂等许多厂家都要用到一种具有预置数、预报警功能且能自动复位的计数器。市面上这种产品多采用结构复杂的数码拨动开关置数,不仅价高且不易购买。本计数器采用价格低廉的集成块插(本文来源于《电子报》期刊2003-06-22)

张新书[4](1999)在《一种可预置数的通用可逆计数器》一文中研究指出许多需要计数的场合,要求不但能从零起作加计数,而且能从某一数值作减计数。水文缆道的起点距计数亦是如此,每次测流时,流速仪所在位置并非都在起点距的零点上。现将可预置数的可逆计数器作一简单介绍。1 计数器的功能与特点 自动或手动控制加、减计数 开机自动预置起点数 自检功能 采用进口芯片国内组装的四位十进制可逆计数显示器JX2401,配合几片CMOS集成电路组装而成,使线路简单、维修方便。(本文来源于《水利水文自动化》期刊1999年03期)

王若虚[5](1993)在《一个ECL可预置数四位二进递减计数器的设计》一文中研究指出本文根据用户提出的ECL可预置数四位二进递减计数器技术指标进行正向设计,确定了相应的逻辑功能,设计出了具体的计数器电路。经计算机模拟,所有结果都符合设计要求。电路采用3μm设计规则设计,用氧化物隔离等平面S型双极工艺和全离子注入技术制造。最小发射极尺寸为3μm×10μm,晶体管f_T为3.2GHz。室温下典型功耗电流90mA,最高工作频率大于400MHz。电路芯片面积1.8mm×2.9mm。(本文来源于《微电子学》期刊1993年02期)

可预置数计数器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

计数器是大规模集成电路中运用最广泛的结构之一。在模拟及数字集成电路设计当中,灵活地选择与使用计数器可以实现很多复杂的功能,可以大量减少电路设计的复杂度和工作量。讨论了一种可预置加减计数器的设计,运用Verilog HDL语言设计出了一种同步的可预置加减计数器,该计数器可以根据控制信号分别实现加法计数和减法计数,从给定的预置位开始计数,并给出详细的VerilogHDL源代码。最后,设计出了激励代码对其进行仿真验证,实验结果证明该设计符合功能要求,可以实现预定的功能。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

可预置数计数器论文参考文献

[1].李彩云,付丽苑.999天以内可预置倒计天数计数器的电路制作[J].景德镇高专学报.2008

[2].胡滨.基于Verilog语言的可预置加减计数器的设计[J].现代电子技术.2007

[3].宋韵.可预置数及预报警的计数器[N].电子报.2003

[4].张新书.一种可预置数的通用可逆计数器[J].水利水文自动化.1999

[5].王若虚.一个ECL可预置数四位二进递减计数器的设计[J].微电子学.1993

标签:;  ;  ;  

可预置数计数器论文-李彩云,付丽苑
下载Doc文档

猜你喜欢