Print

基于STM32+FPGA的存储控制系统优化设计

论文摘要

提出一种STM32+FPGA的存储控制系统优化设计。该系统以STM32F103作为主控,使用PVD监控STM32芯片的VDD引脚,并采用数据拼接的方式完成指令的接收、解析、编帧发送与应答。存储板FPGA在指令的控制下完成数据的存储与回读,以LVDS的形式发送,上传至上位机保存到电脑磁盘。经过多次测试,数据拼接的指令能够稳定传输,意外掉电时能够快速存储当前结束地址,回读数据用Matlab分析无误,系统稳定可靠,满足存储控制系统优化设计的需求。

论文目录

  • 1 总体方案设计
  • 2 系统主要硬件设计
  •   2.1 电源模块设计
  •   2.2 接口模块设计
  •   2.3 存储控制模块设计
  • 3 系统的软件设计
  •   3.1 掉电监测
  •   3.2 多路指令编帧
  •   3.3 数据存取
  • 4 结论
  • 文章来源

    类型: 期刊论文

    作者: 许艳,孟令军,谢玲芳,朱珊,王静波

    关键词: 监控,数据拼接

    来源: 兵器装备工程学报 2019年10期

    年度: 2019

    分类: 工程科技Ⅱ辑,信息科技

    专业: 公路与水路运输,计算机软件及计算机应用

    单位: 中北大学仪器与电子学院

    分类号: U495

    页码: 142-145+160

    总页数: 5

    文件大小: 240K

    下载量: 125

    相关论文文献

    本文来源: https://www.lunwen66.cn/article/b77e03e017b9118096668fdf.html