Print

极化码译码算法的改进与FPGA实现

论文摘要

极化码由于其简洁的线性编码方式和优越的译码性能,被5G移动通信标准中e MBB的控制信道编码所采用,对于其编解码的研究与实现意义重大。针对极化码存在译码延迟大、吞吐量低、硬件消耗量大等问题展开研究,并进行相应的改进。对于译码,对FFT和树结构等现有方案进行对比,在SC和SSC译码算法的基础上进行优化。仿真结果表明,提出的改进硬件结构进一步提高了吞吐量,总延迟平均减小57%,并能够在核心指标LUT和FF上分别减少63.9%和65.7%的硬件消耗,较大地提高了解码性能。

论文目录

  • 0 引言
  • 1 极化码解码算法的改进
  • 2 解码器的FPGA实现
  •   2.1 FFT结构的SC解码器
  •   2.2 流水线的树结构SC解码器
  •   2.3 F模块和G模块的改进设计
  • 3 算法仿真与实验结果
  • 4 结语
  • 文章来源

    类型: 期刊论文

    作者: 夏阁淞,葛万成

    关键词: 极化码,编译码,信道极化,译码算法

    来源: 通信技术 2019年11期

    年度: 2019

    分类: 信息科技

    专业: 电信技术

    单位: 同济大学中德学院

    分类号: TN911.22

    页码: 2611-2616

    总页数: 6

    文件大小: 2087K

    下载量: 114

    相关论文文献

    本文来源: https://www.lunwen66.cn/article/d527c634e5d0641a11ed335e.html